一種LED顯示屏發送卡的設計
上傳人:LEDth/整理 上傳時間: 2015-03-06 瀏覽次數: 21 |
作者 | 丁鐵夫/嚴飛/王瑞光/鄭喜鳳 |
---|---|
單位 | 長春希達電子技術有限公司/中國科學院長春光學精密機械與物理研究所 |
分類號 | TN949.199 |
發表刊物 | 現代顯示 |
發布時間 | 2010年4月 |
引言
隨著全彩LED 顯示屏的應用越來越廣泛,人們對LED顯示屏控制系統的要求越來越高,這也促使LED顯示屏控制系統的不斷升級和改造,主要體現在提高性能和節約成本上。LED顯示屏控制系統的組成一般有如下幾個部分:視頻發送裝置、視頻接收分配裝置、LED面板。顯然,作為前端的視頻發送裝置在整個環節中起著舉足輕重的作用。
1 LED顯示屏發送卡的現狀
LED 顯示屏發送卡一般由DVI 模塊、FPGA 控制器、外存儲體模塊和網絡輸出模塊構成[4],FPGA將輸入的圖像數據交替寫入外存儲體,同時也從外存儲體中交替讀出圖像數據,再通過網絡格式依次將數據輸出,原理框圖如圖1所示。
圖1 發送卡框圖
通常,控制LED 顯示屏的計算機的分辨率設置為1,024×768@60Hz 或者1,280×1,024@60Hz。對于1,280×1,024@60Hz的實時視頻源,總的數據量為:
1,280×1,024×60×24=1,887,436,800 bit;
其中一幀的數據量為:1,280 ×1,024 ×24=31,457,280 bit。
考慮到分辨率為1,280×1,024@60Hz 時的像素時鐘為108MHz,并且整個實現過程需要2倍的存儲空間進行乒乓操作,故通常采用兩片32 位寬的SDRAM作為外接存儲體。帶有外接存儲體的發送卡具有緩存一幀數據的能力,并將輸出與輸入隔離開,有利于從全屏的數據中按照不同需求截取所需數據進行處理。但同時,滯后一幀數據也是實時傳輸中的一個缺點,尤其是在需要嚴格實時傳輸的場合。另外,增加兩片SDRAM也給設計增加了成本。
用戶名: 密碼: